Tesis
Profesor
Estatus del alumno
Villa Vargas Luis Alfonso
Graduado
No.
Tesis
Alumno
1
Optimización del banco de registros en procesadores fuera de orden especulativos
Zárate Segura Moisés Arturo
MCIC
Director 1
2
Detección de código malicioso en una LAN
Bejarano Leyva Cruz Alonso
MCIC
Director 1
3
Sistema para gestión de una base de datos modular, segura e inteligente, utilizando como medio de comunicación la red eléctrica
Juárez Sánchez Jaime Fernando
MCC
Director 1
4
Desarrollo de un sistema GRID COMPUTING para la distribución de servicios en laboratorios virtuales
Rangel González Josué
MCC
Director 1
5
Detección, predicción y ejecución de operaciones redundantes para incrementar el rendimiento de un microprocesador
Villar Briones Alejandro
MCIC
Director 1
6
Diseño de Sistema de memoria caché de alto rendimiento aplicando algoritmos de acceso seudo-especulativo
Camacho Nieto Oscar
DCC
Director 1
7
Desarrollo de sistemas difusos tipo 2 paramétricos
Téllez Velázquez Arturo
DCC
Director 1
8
Diseño y caracterización de un biosensor en modo de resonancia para la detección de microorganismos patógenos
Martínez Silva Víctor Francisco
MCIC
Director 1
9
Diseño de escaladores de impedancia programables en tecnologías CMOS submicrométricas
Camacho Escoto José Jaime
MCIC
Director 1
10
Diseño de la unidad de gestión de memoria (MMU) para procesadores superescalares
Preciado Llanes Fernando
MCIC
Director 1
11
Metodología de monitoreo para la validación de circuitos VLSI
Rangel Martínez Jaime Ismael
MCC
Director 1
12
Diseño de procesadores morfológicos tipo SIMD
Pacheco González Eduardo
MCIC
Director 1
13
Diseño e implementación de una máquina de ejecución fuera de orden de operaciones aritméticas de punto flotante
Ramírez Lazo Cristóbal
MCIC
Director 1
14
Desarrollo de una herramienta para el diseño de sistemas reconfigurables
Román Palacios Israel
MCC
Director 1
15
Tele-manipulación de objetos mediante un robot Khepera II implementado en un circuito reconfigurable
Pérez León Jaime Alfonso
MCC
Director 2
16
Técnicas para el diseño de instrumentos virtuales utilizando computadoras personales
Ramírez Salinas Marco Antonio
MCIC
Director 1
17
Diseño de una jerarquía de memoria para procesadores embebidos
Mondragón García Gustavo
MCIC
Director 2
18
Diseño e implementación del bus local para el procesador Lagarto
Quiroz Mercado Job Isaias
MCIC
Director 2
19
Interconnection Network and Memory Hierarchy for Multi-core Processors Based on the Lagarto I RISC-V Architecture
Leyva Santes Neiel Israel
MCIC
Director 1
20
Diseño electromecánico de una mesa XY por micromaquinado superficial
Barranco Juárez Luis Alejandro
MCIC
Director 1
21
Sistema de arranque de un SoC tipo RISC
Vargas Valdivieso Ivan
MCIC
Director 2
22
Dragonfang: An Embedded, General Purpose, RISC-V Based Vector Extension for the Lagarto Hun Processor
Casañas Roque Juan Daniel
MCIC
Director 2
23
Procesadores asociativos para cómputo en la memoria
Chávez Rubio Javier
MCIC
Director 1